Em formação

Arquitetura do Chip de Memória SDRAM

Arquitetura do Chip de Memória SDRAM


Ao usar SDRAM, geralmente ajuda ter um conhecimento básico da arquitetura do chip SDRAM. Isso fornece alguns insights adicionais sobre a forma como o chip SDRAM opera.

A arquitetura SDRAM também causa grande impacto no design do circuito integrado em si. Aspectos como o posicionamento físico das áreas para as próprias células de memória e também para os circuitos de controle são de grande importância.

Arquitetura SDRAM básica

A arquitetura do chip SDRAM é organizada com as células de memória organizadas em uma matriz bidimensional de linhas e colunas.

Para endereçar uma célula de memória específica dentro da SDRAM geral, é necessário primeiro endereçar a linha necessária e, em seguida, a coluna específica. Isso seleciona a coluna dentro da linha. Isso isola os elementos de armazenamento de dados a serem lidos ou gravados.

Uma linha SDRAM é chamada de página. Depois que a linha está aberta, é possível endereçar endereços de várias colunas na linha. O uso dessa técnica melhora a velocidade de acesso à memória, reduzindo a latência porque o endereço da linha não precisa ser reenviado e configurado. Cada vez que a linha é aberta, leva tempo naturalmente.

Como resultado, o endereço da linha é considerado como os elementos de bit de endereço de ordem superior e a coluna como os inferiores.

Os elementos de linha e coluna são enviados separadamente por uma variedade de razões, incluindo o endereçamento sucessivo de elementos de coluna assim que uma linha é aberta. Como resultado, os endereços de linha e coluna são multiplexados nas mesmas linhas - isso reduz significativamente a contagem de pinos do pacote e tem um grande impacto no custo geral do chip, pois um dos principais elementos do custo do chip é seu pacote.

Deve-se notar, entretanto, que o tamanho do endereço da linha é normalmente maior do que o endereço da coluna porque o poder do chip não está relacionado ao número de colunas, mas o número de linhas afeta este número.

Arquitetura do chip SDRAM

A arquitetura do circuito do chip SDRAM é um aspecto da arquitetura SDRAM. Existem também os aspectos da arquitetura do chip.

A arquitetura real do chip SDRAM varia de acordo com o fabricante e também depende, até certo ponto, do tamanho do SDRAM.

A arquitetura SDRAM pode ser dividida em duas áreas principais:

  • Array: Este elemento da arquitetura SDRAM é a área do chip onde as células de memória são implementadas. Normalmente é dividido em vários bancos, que por sua vez são divididos em áreas menores que são chamadas de segmentos.
  • Periferia: Esta é a área do chip onde os circuitos de controle e endereçamento estão localizados, bem como itens como drivers de linha e amplificadores de detecção. A periferia do chip geralmente separa os bancos e segmentos da matriz uns dos outros.

Observando as áreas relativas ocupadas pela matriz e a periferia, é possível determinar uma figura de mérito para a proporção da área total ocupada pela memória real. Isso é frequentemente denominado eficiência de matriz ou célula porque o objetivo do chip é fornecer memória - a periferia, embora seja importante, não aumenta o tamanho da memória.

A eficiência da matriz ou célula para o chip é normalmente expressa como uma porcentagem:

Eficiência de matriz / célula (%)=Área de matrizÁrea geral do chip100

Como a periferia não contribui com a quantidade real de memória a bordo, as empresas se esforçam para aumentar a eficiência do array. Os números variam normalmente entre 60 e 70%.

Embora a arquitetura real do chip SDRAM varie de um fabricante para outro, há vários aspectos comuns no design da arquitetura. Saber como o chip SDRAM é organizado ajuda a entender um pouco mais seu funcionamento.


Assista o vídeo: Como saber se a MEMORIA RAM é compatível com a PLACA-MÃE (Janeiro 2022).